北 京:(010)51292078 上 海:(021)51875830
西 安:(029)86699670 南 京:(025)68662821
成 都:(028)68802075 武 漢:(027)50767718
廣 州:(020)61137349 深 圳:(0755)61280252

課程表 聯系我 在線聊 報名 付款 我們 QQ聊 切換寬屏
嵌入式OS--3G手機操作系統
嵌入式硬件設計
Altium Designer Layout高速硬件設計
開發語言/數據庫/軟硬件測試
芯片設計/大規模集成電路VLSI
其他類
 
   Low Power Implementation(Cadence)培訓
   班.級.規.模.及.環.境
       為了保證培訓效果,增加互動環節,我們堅持小班授課,每期報名人數限5人,多余人員安排到下一期進行。
   上課時間和地點
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:深圳大學成教院/ 電影大廈(地鐵一號線大劇院站)【北京分部】:福鑫大樓/北京中山學院 【武漢分部】:佳源大廈(高新二路) 【南京分部】:金港大廈(和燕路) 【成都分部】:領館區1號(中和大道)
最近開課時間(連續班/周末班/晚班)
Low Power Implementation(Cadence):2025年7月14日..用心服務..............--即將開課----即將開課,請咨詢客服。
   學時
     ◆課時: 共6天,36學時

        ◆外地學員:代理安排食宿(需提前預定)
        ☆合格學員免費頒發相關資格證書,提升您的職業資質
        作為最早專注于嵌入式培訓的專業機構,曙海嵌入式學院提供的證書得到本行業的廣泛認
        可,學員的能力得到大家的認同

        ☆合格學員免費推薦工作
        ★實驗設備請點擊這兒查看★
   .最.新.優.惠.
       ◆團體報名優惠措施:兩人95折優惠,三人或三人以上9折優惠 。注意:在讀學生憑學生證,即使一個人也優惠500元。
   .質.量.保.障.

        1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
        2、培訓結束后,培訓老師留給學員手機和Email,免費提供半年的技術支持,充分保證培訓后出效果;
        3、培訓合格學員可享受免費推薦就業機會。 ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質。專注高端培訓13年,曙海提供的證書得到本行業的廣泛認可,學員的能力得到大家的認同,受到用人單位的廣泛贊譽。

  Low Power Implementation(Cadence)培訓

培訓方式以講課和實驗穿插進行。

Cadence? Incisive? Enterprise Simulato主要利用系統級至門級的涵蓋率來驅動功能驗證和除錯分析進一步促進的驗證的效率及可預測性。Cadence Incisive Enterprise Simulator?提供testbench制作、共用和分析能力,可從系統級至RTL再到門級驗證其設計,利用此環境從計劃至完成皆可支援涵蓋范圍驅動的運算法,而其原位編譯的模組可在傳統同步模擬加速並同時模擬關于behaviortransation(TLM)?RTL和門級模型,以達到有效改善同步模擬的不良性能。它也支援工業標準的驗證語言並且與開放驗證運算法相容(OVM),因此工程師能迅速簡單地整合Cadence Incisive Enterprise Simulator以建立所需要的驗證流程。

COURSE OUTLINE

MDV (Metric Driven Verification) foundations workshop

·?????????MDV Foundations introduction

–??MDV Foundations Planning

–??Introduction to Planning

·?????????Verification Plan Development

–??Lab 1: Launching Your First Regression

–??Lab 2: Review the Default vPlan View in Enterprise Manager

–??Lab 3: Creating Reusable Verification Plans

–??Lab 4: Creating a Top Level Verification Plan

–??Lab 5: Detecting Changes in the New Specification

–??Lab 6: Review the vPlan in vManager

·?????????MDV Foundations Infrastructure ?

–??Lab 1: Your First Enterprise Manager Regression

–??Lab 2: Integrating project build and run

·?????????MDV Foundations Management

–??Lab 1: Create your own first failures view

–??Lab 2: Rerun Failures

–??Lab 3: vPlan Analysis

–??Lab 4 : Report generation

?

Low Power Verification Workshop

???????????Introduction

–????????Introduction to Low Power Terminology

–????????CPF Creation

–????????Lab: Understanding the power information from a CPF file - Solution

???????????Low Power Simulation Verification

–????????Verification Planning and Metrics for Low Power

–????????Low-Power Simulation

–????????TCL Commands for Debug

–????????Debugging with SimVision

–????????Automatic Assertions

–????????Lab: Low-Power Simulation Debug




Assura Verification


The Assura? Verification course covers aspects of using the Assura DRC and Assura LVS tools for design rule checks, short location, and layout-versus-schematic checks. In labs, the student executes DRC and LVS and debugs error results.


Learning Objectives
In this course you will:
? o Verify your physical IC design with Assura Verification?
? o Set up and run DRC and LVS?
? o?Locate and display results from DRC and LVS runs?
? o Run verification in various input and run modes


Audience
? o CAD Developers
? o Design Engineers
? o? Layout Designers


Prerequisites
? o Layout design experience
? o Physical verification experience
? o UNIX OS


Course Agenda

Unit 1

? o?Introduction?
? o?Using Assura Verification?
? o?Operational details?
? o?Inputs and outputs?
? o?Interactive debugging environment?
? o?DRC and LVS runs
? o?Running design-rule checks (DRC)?
? o?DRC error debugging techniques?
? o?Error Layer Window?
? o?Setting up DRC run parameters

Unit 2

? o?Running design rule checks (continued)?
? o?Antenna check?
? o?Density check
? o?Running layout versus schematic (LVS) checks?
? o?Understanding and debugging LVS check reports?
? o?Setting up LVS run parameters?
? o?Displaying errors using the graphical user interface?
? o Locating LVS errors

Unit 3

? o Running layout versus schematic checks (continued)?
? o?Debugging LVS with multiple errors?
? o?Using the main debugging tools?
? o?Mismatched nets and mismatched devices?
? o?Shorts locator and opens locator?
? o?Malformed devices?
? o?Pins, parameters, and rewire tools
? o?Unguided debugger lab module?
? o?Running an electrical rules check (ERC)


 

主站蜘蛛池模板: 无码国产精品一区二区免费模式| 国产亚洲精久久久久久无码AV| 久久精品国产亚洲AV无码麻豆| 精品无码AV无码免费专区| 毛片无码一区二区三区a片视频| 无码日韩人妻AV一区二区三区| 性无码一区二区三区在线观看| 亚洲av日韩aⅴ无码色老头| 亚洲国产精品无码一线岛国| 成人毛片无码一区二区| 亚洲AV无码成人专区| 亚洲无码视频在线| 亚洲AV无码乱码精品国产| 亚洲精品无码久久久久久| 少妇人妻偷人精品无码视频新浪| 国产精品无码免费专区午夜| 熟妇人妻无码中文字幕老熟妇| 亚洲国产成人精品无码区在线网站 | 亚洲爆乳精品无码一区二区三区 | 国产成人无码免费看片软件 | 亚洲色无码专区在线观看| 性色av无码免费一区二区三区| 无码乱人伦一区二区亚洲| 亚洲AV无码码潮喷在线观看| 中文有无人妻vs无码人妻激烈 | 无码日韩人妻av一区免费| 免费A级毛片无码A∨免费| 熟妇无码乱子成人精品| 无码成人一区二区| 亚洲AV无码久久久久网站蜜桃| 无码精品人妻一区二区三区中| 国产Av激情久久无码天堂| 亚洲av无码av制服另类专区| 亚洲日韩中文无码久久| 亚洲AV无码久久精品狠狠爱浪潮| 久久午夜无码鲁丝片直播午夜精品 | 98久久人妻无码精品系列蜜桃| 青青草无码免费一二三区| 久久男人Av资源网站无码软件| 一本天堂ⅴ无码亚洲道久久| 永久免费av无码网站大全|