IC Physical Design(IC物理設計) |
入.學.要.求 |
學員學習本課程應具備下列基礎知識:
◆ 電路系統的基本概念。 |
班.級.規.模.及.環.境 |
為了保證培訓效果,增加互動環節,我們堅持小班授課,每期報名人數限5人,多余人員安排到下一期進行。 |
上課時間和地點 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:深圳大學成教院/ 電影大廈(地鐵一號線大劇院站)【北京分部】:福鑫大樓/北京中山學院 【武漢分部】:佳源大廈(高新二路) 【南京分部】:金港大廈(和燕路)
【成都分部】:領館區1號(中和大道)
最近開課時間(連續班/周末班/晚班): IC Physical Design培訓班:2025年7月14日..用心服務..............--即將開課----即將開課,請咨詢客服。 |
學時 |
◆課時: 共6天,36學時
◆外地學員:代理安排食宿(需提前預定)
☆合格學員免費頒發相關資格證書,提升您的職業資質
作為最早專注于嵌入式培訓的專業機構,曙海嵌入式學院提供的證書得到本行業的廣泛認
可,學員的能力得到大家的認同。
☆合格學員免費推薦工作
★實驗設備請點擊這兒查看★ |
.最.新.優.惠. |
◆團體報名優惠措施:兩人95折優惠,三人或三人以上9折優惠 。注意:在讀學生憑學生證,即使一個人也優惠500元。 |
.質.量.保.障. |
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
2、培訓結束后,培訓老師留給學員手機和Email,免費提供半年的技術支持,充分保證培訓后出效果;
3、培訓合格學員可享受免費推薦就業機會。 ☆合格學員免費頒發相關工程師等資格證書,提升您的職業資質。專注高端培訓13年,曙海提供的證書得到本行業的廣泛認可,學員的能力得到大家的認同,受到用人單位的廣泛贊譽。 |
IC Physical Design |
-
眾所周知,深亞微米器件的整體尺寸和工作頻率在近幾年已經得到了很大的突破。但是IC工程師們在基于0.25um及以下工藝進行設計時,又不得不面臨一個新的問題,即占據整體芯片延時80%的互連線延時。本課程就是介紹基于0.25um及以下工藝的數字IC設計流程和實現流程以及ASIC設計物理版圖方面設計的技巧和方法。
IC設計和版圖工程師們在使用0.25um及以下工藝進行設計時不得不考慮新的設計方法。無論是前端的邏輯設計、綜合設計階段還是后端物理版圖實現,都要將目標集中在設計收斂上(例如工作頻率,信號完整性和可制造性)。
適合對象:
ASIC 物理版圖工程師,IC邏輯設計工程師,系統設計工程師,產品工程師,應用工程師,測試工程師,對IC設計和實現流程感興趣的經理人,電子工程的在讀學生和IC制造工程師。
內容如下:
Part I:? Introduction on IC Design & Implementation
IC Design & Implementation Introduction
CMOS VLSI Manufacture & layout Process
IC Design Rules & Standard Cells
Part II: Introduction to IC Physical Design
Data Preparation for Layout Design
Floor-Planning
Pre-Rout
Placement
Clock Implementation
Scan Chain Optimization
Routing
Layout Verification
Part III (1): Parasitic, STA & Timing-Driven Layout
RC Parasitic
Layout Parasitic Extraction
Delay Models
Part III (2): Parasitic, STA & Timing-Driven Layout
Introduction to Static Timing Analysis
Timing Driven Placement/Routing & Timing Closure
Signal Integrity and Design Closure
Seminar Wrap-Up
Part IV: Layout Design Labs by ApolloII Place & Rout Tool
Lab1: Data Preparation: Create cell, load Tech. File, ref. Libs.
Lab2: Floor-planning, Power Mesh & Pre-Rout
Lab3: Std. Cell Placement & Optimization, Clock Tree Synthesis
Lab4: Report Timing, Routing & Optimization, Parasitic Extraction
? |